º»¹®/³»¿ë
1.Áö¿ø µ¿±â
ºä¿÷½º¿¡¼ R&D FPGA ºÐ¾ß¿¡ Áö¿øÇÑ ÀÌÀ¯´Â ±â¼ú Çõ½ÅÀ» ÅëÇØ »çȸ¿¡ ±â¿©ÇϰíÀÚ ÇÏ´Â ¿¸ÁÀÌ Àֱ⠶§¹®ÀÔ´Ï´Ù. ƯÈ÷, FPGA´Â Çϵå¿þ¾î¿Í ¼ÒÇÁÆ®¿þ¾î¸¦ µ¿½Ã¿¡ ´Ù·ê ¼ö ÀÖ´Â À¯¿¬¼ºÀ» Á¦°øÇϸç, ´Ù¾çÇÑ »ê¾÷¿¡¼ ÇʼöÀûÀÎ ¿ä¼Ò·Î ÀÚ¸® Àâ°í ÀÖ½À´Ï´Ù. ÀÌ·¯ÇÑ FPGAÀÇ Æ¯¼ºÀº Á¦ Àü°ø°ú °æÇèÀ» »ì·Á âÀÇÀûÀÎ ¼Ö·ç¼ÇÀ» °³¹ßÇÏ´Â µ¥ Å« µµ¿òÀÌ µÉ °ÍÀ̶ó°í È®½ÅÇÕ´Ï´Ù. ´ëÇп¡¼ ÀüÀÚ°øÇÐÀ» Àü°øÇÏ¸ç µðÁöÅРȸ·Î ¼³°è¿Í ½ÅÈ£ 󸮿¡ ´ëÇØ ½Éµµ ÀÖ°Ô °øºÎÇß½À´Ï´Ù. ƯÈ÷ FPGA¸¦ Ȱ¿ëÇÑ ½Ç½À ¼ö¾÷¿¡¼´Â Çϵå¿þ¾î ¼³°è ¾ð¾îÀÎ VHDL°ú VerilogÀÇ È°¿ëÀ» ÅëÇØ ¿©·¯ ÇÁ·ÎÁ§Æ®¸¦ ¼öÇàÇÏ¿´°í, ½ÇÁ¦ Çϵå¿þ¾î ±¸ÇöÀÇ Á߿伺À» ±íÀÌ ÀÌÇØÇÏ°Ô µÇ¾ú½À´Ï´Ù. ÀÌ·¯ÇÑ °æÇèÀº º¹ÀâÇÑ ¹®Á¦¸¦ ÇØ°áÇϰí, âÀÇÀûÀ̰í È¿À²ÀûÀÎ ¼³°è¸¦ À§ÇÑ ±â¹ÝÀÌ µÇ¾úÀ¸¸ç, FPGA ±â¼ú¿¡ ´ëÇÑ Èï¹Ì¸¦ ´õ¿í Ű¿ì´Â °è±â°¡ µÇ¾ú½À´Ï´Ù. ÀÌÈÄÀÇ ¿¬±¸ ÇÁ·ÎÁ§Æ®¿¡¼´Â FPGA¸¦ ÀÌ¿ëÇÑ À̹ÌÁö ÇÁ·Î¼¼½Ì ½Ã½ºÅÛÀ» °³¹ßÇÏ´Â °æÇèÀ» ÇÏ¿´½À´Ï´Ù. ÇØ´ç ÇÁ·ÎÁ§Æ®´Â À̹ÌÁö ó¸® ¾Ë°í¸®ÁòÀ» Çϵå¿þ¾î¿¡¼ Á÷Á¢ ±¸ÇöÇÏ¿© ó¸® ¼Óµµ¸¦ ȹ±âÀûÀ¸·Î Çâ»ó½ÃŰ´Â µ¥ ÁßÁ¡À» µÎ¾ú½À´Ï´Ù. À̸¦ ÅëÇØ Çϵå¿þ¾î ¼³°èÀÇ¡¦(»ý·«)