• 3 bit switch tail ring counter   (1 페이지)
    1

  • 3 bit switch tail ring counter   (2 페이지)
    2

  • 3 bit switch tail ring counter   (3 페이지)
    3

  • 3 bit switch tail ring counter   (4 페이지)
    4


  • 본 문서의
    미리보기는
    4 Pg 까지만
    가능합니다.
(더블클릭:확대)
더크게 보기 ▼
(드래그:좌우이동)
닫기 ▲
  • 3 bit switch tail ring counter   (1 페이지)
    1

  • 3 bit switch tail ring counter   (2 페이지)
    2

  • 3 bit switch tail ring counter   (3 페이지)
    3

  • 3 bit switch tail ring counter   (4 페이지)
    4



  • 본 문서의
    (큰 이미지)
    미리보기는
    4 Page 까지만
    가능합니다.
(더블클릭:축소)
작게 보기 ▲
(드래그:좌우이동)


3 bit switch tail ring counter


레포트 > 공학기술
  3 bit switch tail ring counter.hwp   [Size : 61 Kbyte ]
  500   4 Page
 
  _%
 




자료설명

3bitswitchtailringcounter(97)

본문/목차


1) Ring Counter의 정의
2) NAND Gate로의 실제 회로 구성
3) D플립플롭으로의 실제 회로 구성
4) 검토 및 토의
5) 참고 문헌



2) NAND Gate로의 실제 회로 구성

- 사용 부품 및 기기 : Power Supply(Vcc=5V와 GND를 포함), Bread Board  
NAND Gate(74LS00, 6개)    

- 과정 : 실제 NAND Gate를 Bread Board에 인가한 후 3 bit switch ring counter를 설계
하는 과정에서 3개의 D플립플롭 중, D플립 플롭 한개당 2개의 NAND Gate를 사
용하여 설계를 했다. 74LS00은 칩 하나에 4개의 NAND Gate를 가지고 있으며
이는 D플립플롭이 6개의 NAND Gate 회로로 만들어 질수 있는 것에 착안을 하

였다. D플립플롭을 구하는 곳을 모르는 상태였기 때문에 NAND 회로로 구성을
해보았다. 논리회로 책에 나와있는 D플립플롭의 설계도 (6개의 NAND Gate로
구성한)를 참고하여 회로를 설계 하였으나, 입력의 3번째 NAND Gate의 CLK을
포함한 3개의 입력을 줄 수 없었다. (74LS00은 2개의 입력을 가진 4개의 NAND
Gate를 가지고 있다.) 그래서 CLK을 두 번째의 NAND Gate에만 인가하고 6개의
74LS00을 직렬로 배치한 후 Power Supply에 전압을 인가하였지…(생략)


-
http://bk21.sch.ac.kr/~jlink21/text/ch15_01_text.htm

-
http://bk21.sch.ac.kr/~jlink21/text/ch15_02_text.htm

- 대학 전자 회로 실험
- 논리 회로









[AD] 스마트보이


bit   switch   tail   ring   counter  


회사소개 | 개인정보취급방침 | 고객센터olle@olleSoft.co.kr
올레소프트 | 사업자 : 408-04-51642 ㅣ 광주 서구 상무대로 911번길 42, 102-104 | 채희준 | 통신 : 서구272호
Copyrightⓒ www.allreport.co.kr All rights reserved | Tel.070-8744-9518
개인정보취급방침고객센터olle@olleSoft.co.kr
올레소프트 | 사업자 : 408-04-51642 | Tel.070-8744-9518